XC2S50E-6TQ144C Field Programmable Gate Array (FPGA) IC 102 32768 1728 144-LQFP
XC2S50E-6TQ144C изФабричный инвентарь, пожалуйста, проверьте ваши требования и свяжитесь с нами с целевой ценой.
Спецификации XC2S50E-6TQ144C
Тип | Описание |
Категория | Интегрированные схемы (IC) |
Встроенные | |
FPGA (Field Programmable Gate Array) (Фельд-программируемый массив ворот) | |
Мфр | ДМР |
Серия | Spartan®-IIE |
Пакет | Поднос |
Количество ЛАБ/КЛБ | 384 |
Количество логических элементов/клеток | 1728 |
Общее количество битов оперативной памяти | 32768 |
Количество вводов/выводов | 102 |
Количество ворот | 50000 |
Напряжение - питание | 1.71V ~ 1.89V |
Тип установки | Поверхностный монтаж |
Операционная температура | 0°C ~ 85°C (TJ) |
Пакет / чемодан | 144-LQFP |
Пакет изделий поставщика | 144-TQFP (20x20) |
Номер базовой продукции | XC2S50E |
ОсобенностиXC2S50E-6TQ144C
•Технология замены ASIC второго поколения
-Плотность до 15 552 логических ячеек600, 000 системных ворот
-Упрощенные функции на базе Virtex®
- E FPGAархитектура-Неограниченное количество в системеперепрограммируемость
-Очень низкая стоимость-Экономично эффективная технология 0,15 мкм
•Особенности на уровне системы
-Иерархическая память SelectRAMTM:
·16 бит/LUT распределенная оперативная память
·Конфигурируемая 4K-битная истинная блок-РАМ с двумя портами
·Быстрые интерфейсы с внешней оперативной памятью
-полностью совместимая с PCI 3.3V на 64 бита на частоте 66 МГц иСоответствует требованиям CardBus
-Архитектура сегментированного маршрутизации малой мощности
-Выделенная логика переноса для высокоскоростной арифметики
-Эффективная поддержка мультипликатора
-Каскадная цепь для широкой
- функции ввода
-Многочисленные регистры/замок с включением, установкой, сбросом
-Четыре специальных DLL для продвинутого управления часами
·Устранение задержки распределения часов
·Умножение, деление или сдвиг фазы-Четыре основныхнизкий
- Склонный.глобальныйЧасыраспределениесети
-Совместимая с IEEE 1149.1 логика сканирования границ
•Многофункциональные I/O и упаковка
-Варианты пакета без Pb
-Низкий
- стоимостные пакеты доступны во всех плотности
-Отпечатки семьиПродукция в общих упаковках
-19 стандартов высокопроизводительных интерфейсов·LVTTL, LVCMOS, HSTL, SSTL, AGP, CTT, GTL·Дифференциальный I/O LVDS и LVPECL
-до 205 дифференциальных пар ввода/вывода, которые могут быть введены,выходной или двунаправленный
-Hot swap I/O (CompactPCI-дружественный)
•логическое ядро на 1,8 В и В/В на 1,5 В,2.5V или 3.3V
•Полностью поддерживается мощным Xilinx®ISE®развитиеСистема
-Полностью автоматическое картографирование, размещение и маршрутизация
-Интегрирован с инструментами ввода и проверки конструкции
-Обширная библиотека IP, включая функции DSP имягкие процессоры
Семья Spartan-IIE в сравнении со Спартан-IIСемья
•Более высокая плотность и больше В/В
•Более высокая производительность
•Уникальные выкройки в экономически эффективных упаковках
•Дифференциальная сигнализация-Включает в себя: LVDS, Bus LVDS, LVPECL
• VCCINT= 1,8 В- Меньшая мощность.-Толерантность 5 В с внешним сопротивлением-Толерантность 3 В непосредственно
•Входные буферы PCI, LVTTL и LVCMOS2, питаемыеVCCOвместо VCCINT
•Уникальный больший битстрим
Экологические и экспортные классификацииXC2S50E-6TQ144C
Атрибут | Описание |
Статус RoHS | Несоответствие требованиям RoHS |
Уровень чувствительности к влаге (MSL) | 3 (168 часов) |
Статус REACH | REACH Не затрагивается |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |